ATT7053AU
ATT7053AU is single-phase multi-function measurement chip manufactured by Hi-Trend Technology.
- Part of the ATT7053AU-Hi comparator family.
- Part of the ATT7053AU-Hi comparator family.
ATT7053AU 用户手册(210-SD-125)
ATT7053AU 用户手册 http://.hitrendtech.
Tel: 021-51035886 Fax: 021-50277833 Email: sales@hitrendtech. Web: http://.hitrendtech.
版权归钜泉光电科技(上海)有限公司所有 Page1 of 57
Rev1.7
ATT7053AU 用户手册(210-SD-125) 版本更新说明
版本号 V0.1 V0.5 V1.0 V1.1 V1.2 V1.3
V1.4 V1.5 V1.6
V1.7
修改时间 2009-10-29 2009-11-28 2009-12-11 2010-5-13 2010-6-22 2010-7-16
2010-11-29 2011-5-27 2012-2-24
2013-3-21
修改内容 创建初稿; Hfconst 公式修改; 校表流程增加,补充 TPS 和 VDCIN 公式; 笔误修改,增加一些说明如 使用 6MHz 外部晶振公式修改; 增加 3.6 电气特性; 第 15 页,对于 SPI 通讯中的读写寄存器给了一个例子说明读写 位在数据传输中的位置; 15 页的通讯波形在转为 PDF 格式的时候有问题,需要重新转; 28 页的 17H 寄存器需要修改为 2 字节; 35 页的 ITamp 修改为 IPtamp; 34 页的 18H 寄存器修改为 0x000069; 取消关于 ATT7051 的说明; 对 49 页 Qphs Cal 的公式条件修改,公式内容修改; 增加最高节温说明; 增加环境问题说明; 文件名改为 ATT7053AU; 删减 7051 的内容; 修改应用原理图; 修正动态范围; 增加功耗说明; http://.hitrendtech.
版权归钜泉光电科技(上海)有限公司所有 Page2 of 57
Rev1.7
ATT7053AU 用户手册(210-SD-125)
目录
1. 综述 ................................................................................................................................................................... 6 2. 整体框图 ........................................................................................................................................................... 7 3. 引脚定义 ........................................................................................................................................................... 8
3.1. 概述 ................................................................................................................................................... 8 3.2. PIN 脚封装图 .................................................................................................................................... 8 3.3. PIN 脚功能说明 ................................................................................................................................ 8 3.4. PIN 脚在 Reset 下的默认状态 ........................................................................................................ 9 3.5. I/O 口高低电平定义...