54S112 Overview
54S112/74S112 STTL 型双 J-K 触发器 (负沿触发、 带清零和预置) 典型参数: f 工作频率=125MHz Pd=75mW 外引线排列图 逻辑图 功能表 输 预置 PRE 入 时钟 输 K × × × L L H H × 出 清除 CLR CLK × × × ↓ ↓ ↓ ↓ H J × × × L H L H × H=高电平 L=低电平 Q H L H QO H L 翻 QO Q ×=不定 ↓=从高电平过渡到低电平 L H L H H H H H H L L H H H H H L H H Q0 QO=建立稳态输入条件之前 的 Q 电平 Q0 =建立稳态输入条件之前 L H 转 的 Q 电平 这种情况是不稳定的,即 当预置和清除输入回到高电 平时,状态将不能保持。 Q0 .BDTIC. BDTIC 半导体事业部 .bdtic./Semiconductor.